DESCRIPCIÓN GENERAL

El AD9642 es un convertidor analógico-digital (ADC) de 14 bits con velocidades de muestreo de hasta 250 MSPS. El AD9642 está diseñado para soportar aplicaciones de comunicaciones, donde se desea bajo coste, pequeño tamaño, gran ancho de banda y versatilidad.

El núcleo del ADC presenta una arquitectura multietapa diferencial canalizada con lógica de corrección de errores de salida integrada. El ADC dispone de entradas de gran ancho de banda que admiten diversos rangos de entrada seleccionables por el usuario. La referencia de tensión integrada facilita el diseño. Se proporciona un estabilizador del ciclo de trabajo (DCS) para compensar las variaciones en el ciclo de trabajo del reloj del ADC, lo que permite al convertidor mantener un rendimiento excelente.

Los datos de salida del ADC se encaminan directamente al puerto de salida LVDS externo de 14 bits.

Las opciones flexibles de apagado permiten un ahorro significativo de energía, cuando se desea.

La programación para la configuración y el control se realiza mediante una interfaz serie de 3 hilos compatible con SPI.

El AD9642 está disponible en un LFCSP de 32 terminales y está especificado para un rango de temperatura industrial de -40°C a +85°C. Este producto está protegido por una patente estadounidense.

 

APLICACIONES

Comunicaciones

Sistemas de radio de diversidad

Receptores digitales multimodo (3G)

TD-SCDMA, WiMAX, WCDMA, CDMA2000, GSM, EDGE, LTE

Sistemas de demodulación I/Q

Sistemas de antenas inteligentes

Radios software de uso general

Equipo de ultrasonidos

Aplicaciones de datos de banda ancha

 

CARACTERÍSTICAS

SNR = 71,0 dBFS a 185 MHz AIN y 250 MSPS

SFDR = 83 dBc a 185 MHz AIN y 250 MSPS

-152,0 dBFS/Hz ruido de entrada a 200 MHz, -1 dBFS AIN, 250 MSPS

Consumo total de energía: 390 mW a 250 MSPS

Tensiones de alimentación de 1,8 V

Salidas LVDS (niveles ANSI-644)

Divisor de reloj de entrada entera de 1 a 8 (entrada máxima de 625 MHz)

Velocidades de muestreo de hasta 250 MSPS

Referencia de tensión ADC interna

Rango de entrada analógica flexible 1,4 V p-p a 2,0 V p-p (1,75 V p-p nominal)

Estabilizador del ciclo de trabajo del reloj ADC

Control del puerto serie

Modos de ahorro de energía

 

PRODUCTOS DESTACADOS

ADC integrado de 14 bits, 170 MSPS/210 MSPS/250 MSPS.

Funcionamiento con una única alimentación de 1,8 V y un controlador de salida digital independiente que admite salidas LVDS.

La entrada diferencial patentada mantiene un excelente rendimiento SNR para frecuencias de entrada de hasta 350 MHz.

Puerto SPI de 3 patillas y 1,8 V para programación y lectura de registros.

Compatibilidad de pines con el AD9634, lo que permite una migración sencilla de 14 bits a 12 bits, y con el AD6672.

 

TEORÍA DE FUNCIONAMIENTO

El AD9642 puede muestrear cualquier segmento de frecuencia fS/2 desde cc hasta 250 MHz utilizando el filtrado paso-bajo o paso-banda apropiado en las entradas del ADC con poca pérdida en el rendimiento del ADC. La programación y el control del AD9642 se realizan mediante una interfaz serie de 3 patillas compatible con SPI.

 

ARQUITECTURA ADC

La arquitectura del AD9642 consiste en un circuito frontal de muestreo y retención, seguido de un ADC de condensador conmutado. Las salidas cuantificadas de cada etapa se combinan en un resultado final de 14 bits en la lógica de corrección digital. La arquitectura en cadena permite que la primera etapa opere sobre una nueva muestra de entrada y que las etapas restantes lo hagan sobre las muestras precedentes. El muestreo se produce en el flanco ascendente del reloj.

La etapa de entrada del AD9642 contiene un circuito de muestreo diferencial que puede ser acoplado en c.a. o c.c. en modo diferencial o monofásico. El bloque de etapas de salida alinea los datos, corrige errores y pasa los datos a los búferes de salida. Los búferes de salida se alimentan desde una fuente independiente, lo que permite separar el ruido de salida digital del núcleo analógico. Durante el apagado, los búferes de salida pasan a un estado de alta impedancia.

 

CONSIDERACIONES SOBRE LA ENTRADA ANALÓGICA

La entrada analógica del AD9642 es un circuito de conmutación diferencial que ha sido diseñado para obtener un rendimiento óptimo al procesar una señal de entrada diferencial.

 

Modo común de entrada

Las entradas analógicas del AD9642 no están polarizadas internamente. En aplicaciones con acoplamiento acústico, el usuario debe proporcionar esta polarización externamente. Se recomienda ajustar el dispositivo de modo que VCM = 0,5 × AVDD (o 0,9 V) para un rendimiento óptimo. El diseño incluye una referencia de voltaje de modo común y está disponible en el pin VCM. Se recomienda utilizar la salida VCM para ajustar el modo común de entrada. El rendimiento óptimo se consigue cuando la tensión de modo común de la entrada analógica se establece mediante la tensión de la patilla VCM (normalmente 0,5 × AVDD). La patilla VCM debe desacoplarse a tierra mediante un condensador de 0,1 μF, como se describe en la sección Información de aplicaciones. Coloque este condensador de desacoplamiento cerca de la patilla para minimizar la resistencia en serie y la inductancia entre la pieza y este condensador.