DESCRIPCIÓN GENERAL 
Los ADG1438 y ADG1439 son conmutadores matriciales analógicos CMOS con una interfaz de 3 hilos controlada en serie. El ADG1438 es un conmutador matricial de 8 canales, y el ADG1439 es un conmutador matricial doble de 4 canales.
Los ADG1438/ADG1439 utilizan una versátil interfaz serie de 3 hilos que funciona a velocidades de reloj de hasta 50 MHz y es compatible con los estándares de interfaz SPI, QSPI™, MICROWIRE™ y DSP. La salida del registro de desplazamiento, SDO, permite conectar en cadena varios dispositivos ADG1438/ADG1439. En el encendido, el registro de desplazamiento interno contiene todos los ceros, y todos los interruptores están en el estado apagado.
Cada conmutador conduce por igual en ambas direcciones cuando está encendido, lo que hace que estos dispositivos sean adecuados para aplicaciones de multiplexación y demultiplexación. Dado que cada conmutador se activa o desactiva mediante un bit independiente, estos dispositivos también pueden configurarse como un tipo de matriz de conmutadores, en la que cualquiera, todos o ninguno de los ocho conmutadores puede estar cerrado en cualquier momento. El rango de la señal de entrada se extiende hasta los carriles de alimentación. Todos los canales presentan una acción de conmutación de ruptura antes de realizar, lo que evita cortocircuitos momentáneos al conmutar canales.
El diseño iCMOS® garantiza una disipación de potencia ultrabaja, por lo que estas piezas resultan ideales para instrumentos portátiles y alimentados por batería.
CARACTERÍSTICAS
Interfaz serie de hasta 50 MHz
Opción de conexión en cadena SDO
9,5 Ω de resistencia a 25°C
1,6 Ω de planitud de resistencia a la conexión
Totalmente especificado a ±15 V/+12 V/±5 V
Entradas compatibles con lógica de 3 V
Funcionamiento ferrocarril-ferrocarril
TSSOP de 20 terminales y LFCSP de 20 terminales, 4 mm × 4 mm
APLICACIONES
Sustitución de relés
Enrutamiento de audio y vídeo
Equipos de ensayo automáticos
Sistemas de adquisición de datos
Sistemas de medición de la temperatura
Aviónica
Sistemas alimentados por pilas
Sistemas de comunicación
Equipamiento médico
PRODUCTOS DESTACADOS
- Interfaz serie de 50 MHz.
- 9,5 Ω en resistencia.
- 1,6 Ω de planitud de resistencia a la conexión.
- Entrada digital compatible con lógica de 3 V, VINH = 2,0 V, VINL = 0,8 V.
TEORÍA DE FUNCIONAMIENTO
Los ADG1438 y ADG1439 son conmutadores matriciales de 8 canales y 4 canales dobles, respectivamente, controlados en serie. Al tiempo que proporcionan las funciones normales de multiplexación y demultiplexación, estos dispositivos también proporcionan al usuario más flexibilidad en cuanto a dónde se puede encaminar una señal. Cada uno de los ocho bits de la escritura de 8 bits corresponde a un conmutador del dispositivo. Un 1 lógico en una posición concreta del bit activa el interruptor, mientras que un 0 lógico lo desactiva. Debido a que cada interruptor es controlado independientemente por un bit individual, esto proporciona la opción de tener alguno, todos o ninguno de los interruptores encendidos. Esta característica puede ser particularmente útil en la aplicación de demultiplexado donde el usuario puede desear dirigir una señal desde el drenaje a un número de salidas (fuentes). Sin embargo, hay que tener cuidado en la situación de multiplexación, en la que varias entradas pueden estar en cortocircuito (separadas sólo por la pequeña resistencia de encendido del interruptor).
INTERFAZ SERIE
El ADG1438/ADG1439 tiene una interfaz serie de 3 hilos (pines SYNC, SCLK y DIN) que es compatible con los estándares de interfaz SPI, QSPI y MICROWIRE, así como con la mayoría de los DSP (véase la Figura 3 para un diagrama de temporización de una secuencia de escritura típica).
La secuencia de escritura comienza poniendo la línea SYNC a nivel bajo. Esto habilita el registro de cambio de entrada. Los datos de la línea DIN se introducen en el registro de cambio de entrada de 8 bits en el flanco descendente de SCLK. La frecuencia del reloj serie puede ser de hasta 50 MHz, haciendo que el ADG1438/ADG1439 sea compatible con DSPs de alta velocidad.
Los datos pueden escribirse en el registro de desplazamiento en más o menos de ocho bits. En cada caso, el registro de desplazamiento retiene los últimos ocho bits escritos. Cuando se han escrito los ocho bits en el registro de desplazamiento, la línea SYNC vuelve a ponerse a nivel alto. Los conmutadores se actualizan con la nueva configuración y el registro de desplazamiento de entrada se desactiva. Con SYNC a nivel alto, el registro de cambio de entrada se desactiva para que los datos o el ruido de la línea DIN no afecten al registro de cambio.
Los datos aparecen en el pin SDO en el flanco ascendente de SCLK, adecuado para encadenamiento o lectura, con un retardo de ocho bits.