Описание

LTC2268-14 - это 2-канальные 14-разрядные АЦП с одновременной выборкой, предназначенные для оцифровки высокочастотных сигналов с широким динамическим диапазоном. Они идеально подходят для требовательных приложений связи с характеристиками переменного тока, включающими SNR 73,1 дБ и динамический диапазон без помех 88 дБ (SFDR). Ультранизкий джиттер (0,15psRMS) обеспечивает пониженную дискретизацию частот ПЧ с отличными шумовыми характеристиками. Характеристики по постоянному току включают ±1LSB INL (typ), ±0,3LSB DNL (typ) и отсутствие пропущенных кодов при изменении температуры. Шум переходного процесса составляет 1,2LSBRMS.Цифровые выходы представляют собой последовательные LVDS, чтобы минимизировать количество линий данных. Каждый канал выводит два бита за раз (двухполосный режим). При более низкой частоте дискретизации возможен вариант с одним битом на канал (1-полосный режим). Драйверы LVDS имеют опциональную внутреннюю заделку и регулируемые выходные уровни для обеспечения целостности сигнала. Входы ENC+ и ENC- могут управляться дифференциально или однополярно с синусоидой, входами PECL, LVDS, TTL или CMOS. Внутренний стабилизатор тактового цикла обеспечивает высокую производительность на полной скорости в широком диапазоне тактовых циклов.

 

Характеристики

2-канальный АЦП с одновременной выборкой

73,1 дБ SNR

88 дБ SFDR

Низкая мощность: 299 мВт/243 мВт/203 мВт Всего

150 мВт/121 мВт/101 мВт на канал

Одно питание 1,8 В

Последовательные выходы LVDS: 1 или 2 бита на канал

Выбираемые диапазоны входных сигналов: 1VP-P - 2VP-P Полоса пропускания полной мощности 800 МГц S/H

Режимы выключения и сна

Последовательный порт SPI для конфигурирования

Совместимость с 14- и 12-разрядными версиями

40-контактный (6 мм × 6 мм) корпус QFN

 

Приложения

Коммуникации

Базовые станции сотовой связи

Программно-определяемые радиостанции

Портативная медицинская визуализация

Многоканальный сбор данных

Неразрушающий контроль

 

Информация о приложениях

РАБОТА ПРЕОБРАЗОВАТЕЛЯ

LTC2268-14 - это 2-канальные 14-разрядные АЦП с низким энергопотреблением, 125Msps/105Msps/80Msps, которые питаются от одного источника 1,8 В. Аналоговые входы должны управляться дифференциально. Вход кодирования может быть дифференциальным для оптимального джиттера или однополярным для снижения энергопотребления. Для минимизации количества линий данных цифровые выходы представляют собой последовательные LVDS. Каждый канал выводит по два бита за раз (двухполосный режим). При более низкой частоте дискретизации возможен вариант с одним битом на канал (1-полосный режим). Множество дополнительных функций можно выбрать путем программирования регистров управления режимами через последовательный порт SPI.

 

АНАЛОГОВЫЙ ВХОД

Аналоговые входы представляют собой дифференциальные КМОП-цепи выборки и удержания. Входы должны быть дифференцированы по напряжению общего режима, заданному выходными контактами VCM1 или VCM2, которые номинально являются VDD/2. Для входного диапазона 2 В входные сигналы должны колебаться от VCM - 0,5 В до VCM + 0,5 В. Разница фаз между входами должна составлять 180°.

Два канала одновременно сэмплируются общей схемой кодирования.

 

ВХОДНЫЕ ПРИВОДНЫЕ ЦЕПИ

Входная фильтрация

Если возможно, прямо на аналоговых входах должен быть установлен RC-фильтр нижних частот. Этот фильтр низких частот изолирует схему преобразователя от переключения выборки и удержания АЦП, а также ограничивает широкополосный шум от схемы преобразователя. Значения RC-компонентов следует выбирать в зависимости от входной частоты приложения.

Тестовая схема цифрового выхода

Для внутрисхемного тестирования цифрового интерфейса АЦП предусмотрен тестовый режим, который заставляет выходы данных АЦП (D13-D0) обоих каналов принимать известные значения. Тестовые шаблоны цифровых выходов включаются последовательным программированием регистров управления режимом A3 и A4. При включении тестовые шаблоны отменяют все остальные режимы форматирования: 2's complement и randomizer.

Отключение выхода

Цифровые выходы могут быть отключены путем последовательного программирования регистра управления режимом A2. Токовый драйвер для всех цифровых выходов, включая DCO и FR, отключается для экономии энергии или возможности внутрисхемного тестирования. При отключении общий режим каждой пары выходов становится высокоимпедансным, но дифференциальный импеданс может оставаться низким.

Режимы сна и дремоты

Для экономии энергии АЦП можно перевести в спящий или дремлющий режимы. В спящем режиме питание отключается на всю микросхему, что приводит к потреблению 1 мВт энергии. Спящий режим включается регистром управления режимом A1 (режим последовательного программирования) или SDI (режим параллельного программирования). Время, необходимое для выхода из спящего режима, зависит от размера шунтирующих конденсаторов на VREF, REFH и REFL. В спящем режиме любая комбинация каналов АЦП может быть отключена, в то время как внутренние опорные цепи и PLL остаются активными, что позволяет быстрее выйти из спящего режима. Для восстановления из спящего режима требуется не менее 100 тактов. Если приложение требует очень точного установления постоянного тока, то следует оставить дополнительные 50 мкс, чтобы опорные цепи на кристалле могли установиться после небольшого температурного сдвига, вызванного изменением тока питания при выходе АЦП из спящего режима. Режим "дремоты" включается регистром управления режимом A1 в режиме последовательного программирования.